|
本帖最后由 51heisex 于 2016-1-23 02:19 編輯
stm32F103外加是8M晶振,通過PLL 9倍頻,產生72M主頻
stm32F103系統時鐘路線圖
stm32F107外加是25M晶振(以太網芯片采用25M主頻,遷就它而已),那它是如何得到72M主頻?
1:25M晶振先5分頻,就是5M頻率
2:5M頻率通過PLL 8倍頻,就是40M頻率
3:40M頻率通過5分頻,就是8M頻率
4:8M頻率通過PLL 9倍頻,就得到72M主頻。
stm32F107系統時鐘路線圖
|
|