本科生畢業論文(設計) 題目:基于555多諧振蕩器的汽車尾燈控制電路設計 系 部 電子信息工程學院 學科門類 工學 專 業 電子信息工程 學 號 1008211000 姓 名
基于555多諧振蕩器的汽車尾燈控制電路設計 摘 要 本次設計的汽車尾燈控制電路是用數字電路實現的。汽車尾燈顯示控制電路是汽車尾燈電路的重要組成部分,主要完成控制與驅動功能,具體電路由三進制計數器電路、汽車行駛狀態開關模擬電路和汽車行駛狀態顯示電路三部分組成。 在本次設計中,使用555多諧振蕩器來制作電路脈沖產生器,產生時鐘脈沖CP。在三進制計數器電路部分用到了數字電路中的觸發器、時序邏輯電路的設計和卡諾圖的化簡,使用到JK觸發器芯片74LS76;在汽車行駛狀態開關模擬電路部分則用到了組合邏輯電路中譯碼器及邏輯門電路,使用到3-8譯碼器芯片74LS138、與門芯片74LS08、與非門芯片74LS00和或門芯片74LS32等;在汽車行駛狀態顯示電路中用發光二極管模擬顯示汽車正常行駛、左轉、右轉和緊急剎車的四種狀態。
目 錄 一 緒論 1.1課題研究背景及意義 1.2國內外研究現狀及發展趨勢 1.2.1 研究狀況 1.2.2 發展趨勢 1.3本文主要工作安排與方案論述及方案確定 1.3.1 主要工作安排 1.3.2 設計任務與設計要求 1.3.3 方案論述與確定 二 基本理論知識 2.1主要芯片介紹 2.1.1 555定時器 2.1.2 與非門74LS00 2.1.3 異或門74LS136 2.1.4 JK觸發器74LS76 2.1.5 3線~8線譯碼器74LS138 2.2各單元電路設計 2.2.1 555時鐘脈沖電路設計 2.2.2 三進制循環控制電路設計 2.2.3 開關控制電路設計 2.2.4 譯碼及顯示驅動電路設計 三 總體電路設計 3.1總體汽車尾燈控制電路設計原理圖 3.2汽車尾燈控制電路的主要工作原理 四 電路測試與仿真 五 總結 參考文獻 附錄 一 緒論1.1 課題研究背景及意義在現代社會中,汽車已成為不可缺少的交通工具,其不單單是一種代步工具,還是一種社會生活水平的象征。但是,汽車在帶給我們方便的同時,也帶來了大量的交通事故。據有關部門統計,大量事故都是在幾條道路的轉彎處發生或是因為前面的車輛突然間剎車,后面的車輛沒有及時注意等情況下發生的,所以汽車尾燈作為一種警示燈,其重要性就體現出來了。老式汽車尾燈通常基于傳統的機械和純電路的控制方式,完全取決于尾燈系統所采用的硬件來保證它的正常工作,一旦電路老化或者因為機械振動而引起的接觸問題以及機械元件變形將不能及時觸發電路電源開關,從而導致電路出現故障,這類問題是經常發生的,而除了選用更好的硬件系統元件外幾乎沒有別的可靠的方法來避免這類故障的發生,于是,選用智能型的元件來進行系統的設計,增加系統的穩定性和可控制性是非常必要且有重要意義的[1]。1.2 國內外研究現狀及發展趨勢1.2.1 研究狀況現代汽車尾燈是19世紀90年代末由美國哥倫比亞號汽車把電燈作為前燈和尾燈,最早提出的一種尾燈結構形式。它是在汽車尾燈逐步進步的基礎上發展起來的,其中包含了尾燈的光源及其控制系統、反射鏡、照射鏡等。隨著氙氣燈的使用,駕駛的安全性與舒適性得到很大的改善,不僅有助于緩解人們夜間駕駛的緊張與疲勞,而且克服了駕駛人員的安全問題并使汽車的尾燈使用壽命加長。現代汽車尾燈控制電路一般是用基于微處理器的硬件電路結構構成,但因為硬件電路存在局限性,不能隨意的更改電路的功能和性能,所以可靠性不高,因此對汽車尾燈控制系統的發展帶來了一定的局限性。目前,汽車尾燈控制電路是一種應用極為廣泛的設備,具有很好的性價比[2]。1.2.2 發展趨勢汽車技術的發展趨勢是電子化、智能化、信息化和集成化。當前國際汽車市場上,汽車電子化競爭非常激烈,電子控制系統的應用十分普遍。統計數據表明,在國外著名汽車制造廠商中,每輛汽車平均消耗電子產品費用占整車的30%左右,其中光微處理器多達50多個,越是高檔汽車電子化程度越高。汽車電子最顯著特征是向控制系統化推進。用傳感器、微處理器MPU、執行器、數十甚至上百個電子元器件及其零部件組成的電控系統,正獲得極其廣泛的市場[3]。隨著計算機技術發展,國外大型車燈控制公司已開始采用智能仿真設計[4]。據報道,德國的BO SCH公司、HELLA公司和日本的小糸車燈公司等都已采用仿真設計[5]。自20世紀90年代以后,隨著CAD、CAM技術發展,尾燈電路出現配光仿真設計,并采用復雜的三維空間光線光路計算[6],但國內外公開發表的文獻不多[7]。隨著汽車工業的發展,汽車尾燈控制電路的發展也日新月異,一體化、輕型化、智能化、美觀化已成為汽車尾燈及其控制電路的必然趨勢[8-9]。1.3 本文主要工作安排與方案論述及方案確定1.3.1 主要工作安排研究汽車尾燈控制電路是本文的重點,其主要工作安排如下:首先,主要闡述本文研究的背景、意義、國內外研究現狀及發展趨勢;其次,提出兩種不同的設計方案,通過計算比較采用較優的設計方案;再次,對所選方案中芯片進行介紹及設計各單元電路;最后,把各單元電路進行整合優化,得出總的設計電路圖,達到預期的設計要求,并對所設計的電路進行仿真。1.3.2 設計任務與設計要求(1)設計任務設計一個汽車尾燈控制電路,用六個發光二極管模擬汽車尾燈(左右各三個),用開關S1、S0選擇控制汽車正常運行、右轉彎、左轉彎和剎車時尾燈的情況。(2)設計要求1、汽車正常運行時尾燈全部熄滅;2、汽車左轉彎時左邊的三個發光二極管按順序循環點亮;3、汽車右轉彎時右邊的三個發光二極管按順序循環點亮;4、汽車剎車時所有的指示燈隨CP脈沖同時閃爍。設計要求具體見表1-1。
1.027.jpg (21.97 KB, 下載次數: 128)
下載附件
2017-7-3 02:23 上傳
表1-1 汽車尾燈顯示狀態變化表 開關控制 | 運行狀態 | 左轉彎 | 右轉彎 | S1 S0 | 左邊尾燈D1 D2 D3 | 右邊尾燈D4 D5 D6 | 0 0 | 正常運行 | 燈滅 | 燈滅 | 0 1 | 右轉彎 | 燈滅 | 按D4D5D6順序循環點亮 | 1 0 | 左轉彎 | 按D1D2D3順序循環點亮 | 燈滅 | 1 1 | 臨時剎車 | 所有尾燈同時閃爍 |
1.3.3 方案論述與確定 在設計初期共提出兩種設計方案:方案一本方案利用晶振分頻電路實現時鐘脈沖信號CP,觸發移位寄存器74LS197,從而使移位寄存器循環輸出狀態信號,再配合六個與非門實現對剎車和正常運行等運行情況時尾燈的閃爍情況控制,實現燈的循環點亮。其系統框圖見圖1-1所示。
圖1-1 方案一系統框圖 方案二本方案設計采用555定時器實現時鐘脈沖電路,產生觸發由JK觸發器構成的三進制計數器的脈沖信號CP,實現三進制循環;將三進制計數器的輸出信號作為74LS138譯碼器地址端的輸入信號,從而實現對燈的循環控制。通過對輸入地址碼的改變使譯碼器的不同輸出端有效,再配合六個與非門實現對剎車和正常運行等運行情況時燈的閃爍情況控制,其中閃爍的頻率控制由555定時器設計完成,而對于轉彎時尾燈的循環點亮則由三進制計算器的輸出作為3~8譯碼器的地址輸入端實現。其系統框圖見圖1-2所示。 圖1-2 方案二的系統框圖 在方案模擬時發現,方案一可能存在競爭冒險,這將會使尾燈在閃爍時出現不自然的中間過程。方案二電路結構簡單,成本低,且穩定性較好,所以選用此方案。 二 基本理論知識2.1 主要芯片介紹2.1.1 555定時器555定時器是美國Signetics公司1972年研制的用于取代機械式定時器的中規模集成電路,因輸入端設計有三個5kΩ的電阻而得名。此電路后來竟風靡世界。目前,流行的產品主要有4個:BJT兩個:555,556(含有兩個555);CMOS兩個:7555,7556(含有兩個7555)。555定時器可以說是模擬電路與數字電路結合的典范。555定時器是一種模擬和數字功能相結合的中規模集成器件。一般用雙極性工藝制作的稱為555,用CMOS工藝制作的稱為7555,除單定時器外,還有對應的雙定時器556/7556。555定時器的電源電壓范圍寬,可在4.5V~16V工作,7555可在3V~18V工作,輸出驅動電流約為200mA,因而其輸出可與TTL、CMOS或者模擬電路電平兼容[13]。其內部電路框圖及外引腳排列圖見圖2-1。
1.028.jpg (1.9 KB, 下載次數: 130)
下載附件
2017-7-3 02:23 上傳
圖2-1 555定時器的內部電路框圖及外引腳排列圖 555定時器成本低,性能可靠,只需要外接幾個電阻、電容,就可以實現多諧振蕩器、單穩態觸發器及施密特觸發器等脈沖產生與變換電路。它也常作為定時器廣泛應用于儀器儀表、家用電器、電子測量及自動控制等方面。555定時器的內部包括兩個電壓比較器,三個等值串聯電阻,一個RS觸發器,一個放電管T及功率輸出級。它提供兩個基準電壓VCC/3和2VCC/3。555定時器的功能主要由兩個比較器決定。兩個比較器的輸出電壓控制RS觸發器和放電管的狀態。在電源與地之間加上電壓,當5腳懸空時,則電壓比較器C1的同相輸入端的電壓為2VCC/3,C2的反相輸入端的電壓為VCC/3。若觸發輸入端TR的電壓小于VCC/3,則比較器C2的輸出為0,可使RS觸發器置1,使輸出端OUT=1。如果閾值輸入端TH的電壓大于2VCC/3,同時TR端的電壓大于VCC/3,則C1的輸出為0,C2的輸出為1,可將RS觸發器置0,使輸出為0電平。它的各個引腳功能如下:1腳:外接電源負端VSS或接地,一般情況下接地。2腳:低觸發端。3腳:輸出端Vo。4腳:是直接清零端。當端接低電平時基電路不工作,此時不論TH處于何電平,時基電路輸出為“0”,該端不用時應接高電平。5腳:VC為控制電壓端。若此端外接電壓,則可改變內部兩個比較器的基準電壓,當該端不用時,應將該端串入一只0.01μF電容接地,以防引入干擾。6腳:TH高觸發端。7腳:放電端。該端與放電管集電極相連,用做定時器時電容的放電。8腳:外接電源VCC,雙極型時基電路VCC的范圍是4.5V~16V,CMOS型時基電路VCC的范圍為3V~18V。2.1.2 與非門74LS00與非門是與門和非門的結合,先進行與運算,再進行非運算。與運算輸入要求有兩個,如果輸入都用0和1表示的話,那么與運算的結果就是這兩個數的乘積。如1和1(兩端都有信號),則輸出為1;1和0,則輸出為0;0和0,則輸出為0。與非門的結果就是對兩個輸入信號先進行與運算,再對此與運算結果進行非運算的結果。如圖2-2和圖2-3為與非門兩種邏輯符號表示。在圖2-2和圖2-3中,A、B為輸入端,C為輸出端。
1.029.jpg (2.11 KB, 下載次數: 147)
下載附件
2017-7-3 02:23 上傳
圖2-2 與非門邏輯符號1
1.030.jpg (1.32 KB, 下載次數: 124)
下載附件
2017-7-3 02:23 上傳
圖2-3 與非門邏輯符號2 與非門的狀態方程為:
1.031.jpg (13.89 KB, 下載次數: 146)
下載附件
2017-7-3 02:23 上傳
。其真值表如表2-1所示。表2-1 與非門真值表
由與非門真值表2-1可得:輸入有0則輸出1,輸入全為1才輸出0。本次設計中用到的74LS00是常用的2輸入4與非門集成電路芯片,它的作用就是實現一個與非門,其引腳圖見圖2-4。
1.032.jpg (1.77 KB, 下載次數: 125)
下載附件
2017-7-3 02:23 上傳
圖2-4 74LS00引腳圖 設計中使用的引腳及實現功能為:
1.033.jpg (2.45 KB, 下載次數: 147)
下載附件
2017-7-3 02:23 上傳
。2.1.3 異或門74LS136異或門(Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、EXOR gate)是數字邏輯中實現邏輯異或的邏輯門,有2個輸入端、1個輸出端。若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。圖2-5和圖2-6分別為異或門的兩種邏輯符號表示。
1.034.jpg (1.92 KB, 下載次數: 127)
下載附件
2017-7-3 02:23 上傳
圖2-5 異或門邏輯符號1
1.035.jpg (10.88 KB, 下載次數: 130)
下載附件
2017-7-3 02:23 上傳
圖2-6 異或門邏輯符號2本次設計中用到的異或門集成芯片為74LS136,為3輸入4異或門集成電路芯片,其引腳圖見圖2-7。表2-2為其真值表。
1.036.jpg (1.55 KB, 下載次數: 136)
下載附件
2017-7-3 02:23 上傳
圖2-7 74LS136引腳圖 表2-2 74LS136真值表
設計中74LS136中使用的引腳即實現的功能為:
1.037.jpg (2.14 KB, 下載次數: 135)
下載附件
2017-7-3 02:23 上傳
。2.1.4 JK觸發器74LS76JK觸發器是數字電路觸發器中的一種電路單元。JK觸發器具有置0、置1、保持和翻轉功能,在各類集成觸發器中,JK觸發器的功能最為齊全。在實際應用中,它不僅有很強的通用性,而且能靈活地轉換其他類型的觸發器。由JK觸發器可以構成D觸發器和T觸發器。圖2-8為JK觸發器的邏輯符號。JK觸發器的狀態方程為:
1.038.jpg (986 Bytes, 下載次數: 123)
下載附件
2017-7-3 02:23 上傳
(2-1)這里
1.039.jpg (1.05 KB, 下載次數: 128)
下載附件
2017-7-3 02:23 上傳
表示現態,
1.040.jpg (5.94 KB, 下載次數: 140)
下載附件
2017-7-3 02:23 上傳
表示次態。現態表示時鐘脈沖來到之前的觸發器的輸出狀態,次態表示時鐘脈沖來到之后的狀態[10-11]。
1.041.jpg (11.85 KB, 下載次數: 109)
下載附件
2017-7-3 02:23 上傳
圖2-8 JK觸發器邏輯符號 1、鐘控JK觸發器的電路如圖2-9所示,門G1和G2構成基本RS觸發器,門G3和G4構成觸發器引導電路。
1.042.jpg (1.22 KB, 下載次數: 123)
下載附件
2017-7-3 02:23 上傳
圖2-9 鐘控JK觸發器電路圖 由圖可見:當CP=0使,
1.043.jpg (1.21 KB, 下載次數: 136)
下載附件
2017-7-3 02:23 上傳
,
1.044.jpg (1.54 KB, 下載次數: 123)
下載附件
2017-7-3 02:23 上傳
,觸發器的狀態保持不變。當CP=1時,
1.045.jpg (1.65 KB, 下載次數: 135)
下載附件
2017-7-3 02:23 上傳
,
1.046.jpg (2.68 KB, 下載次數: 138)
下載附件
2017-7-3 02:23 上傳
,觸發器接受輸入激勵,發生狀態轉移。根據基本觸發器的狀態方程
1.047.jpg (3.3 KB, 下載次數: 125)
下載附件
2017-7-3 02:23 上傳
(2-2)可以得到當CP=1時
1.048.jpg (16.48 KB, 下載次數: 121)
下載附件
2017-7-3 02:23 上傳
(2-3)式(2-3)為鐘控JK觸發器的狀態方程。
2、主從型JK觸發器電路圖如圖2-10所示。它由兩個可控RS觸發器串聯組成,分別稱為主觸發器和從觸發器。J和K是信號輸入端。時鐘CP控制主觸發器和從觸發器的翻轉。
1.049.jpg (1.13 KB, 下載次數: 147)
下載附件
2017-7-3 02:23 上傳
圖2-10 主從JK觸發器 當CP=0時,主觸發器狀態不變,從觸發器輸出狀態與主觸發器的輸出狀態相同。當CP=1時,輸入J、K影響主觸發器,而從觸發器狀態不變。當CP從1變成0時,主觸發器的狀態傳送到從觸發器,即主從觸發器是在CP下降沿到來時才使觸發器翻轉的。下面分四種情況來分析主從型JK觸發器的邏輯功能。(1) J=l,K=l設時鐘脈沖到來之前(CP=0)觸發器的初始狀態為0。這時主觸發器的R=K,Q=0;S=J,
1.050.jpg (1.44 KB, 下載次數: 119)
下載附件
2017-7-3 02:23 上傳
,時鐘脈沖到來后(CP=l),主觸發器翻轉成1態。當CP從1下跳為0時,主觸發器狀態不變,從觸發器的R=0,S=1,它也翻轉成1態。反之,設觸發器的初始狀態為1。可以同樣分析,主、從觸發器都翻轉成0態。可見,JK觸發器在J=1,K=1的情況下,來一個時鐘脈沖就翻轉一次,即,具有計數功能。(2) J=0,K=0設觸發器的初始狀態為0,當CP=1時,由于主觸發器的R=0,S=0,它的狀態保持不變。當CP下跳時,由于從觸發器的R=1,S=0,它的輸出為0態,即觸發器保持0態不變。如果初始狀態為1,觸發器亦保持1態不變。(3) J=1,K=0設觸發器的初始狀態為0。當CP=l時,由于主觸發器的R=0,S=1,它翻轉成1態。當CP下跳時,由于從觸發器的R=0,S=1。也翻轉成1態。如果觸發器的初始狀態為1,當CP=1時,由于主觸發器的R=0,S=0,它保持原態不變;在CP從1下跳為0時,由于從觸發器的R=0,S=1,也保持1態。(4) J=0,K=1設觸發器的初始狀態為1態。當CP=1時,由于主觸發器的R=1,S=0,它翻轉成0態。當CP下跳時,從觸發器也翻轉成0態。如果觸發器的初始狀態為0態,當CP=1時,由于主觸發器的R=0,S=0,它保持原態不變;在CP從1下跳為0時,由于從觸發器的R=1,S=0,也保持0態。本次設計中使用的JK觸發器集成芯片為74LS76,74LS76是帶有預置和清零輸入的雙JK觸發器,屬于下降沿觸發的邊沿觸發器,其特性方程同樣為。74LS76觸發器的引腳如下圖2-11所示,共16個引腳,其功能表和真值表分別見表2-3和表2-4。
1.054.jpg (10.82 KB, 下載次數: 132)
下載附件
2017-7-3 02:23 上傳
圖2-11 74LS76引腳圖
1.051.jpg (11.52 KB, 下載次數: 126)
下載附件
2017-7-3 02:23 上傳
J | K | Qn+1 | 功能 | 0 | 1 | Qn | 保持 | 0 | 1 | 0 | 置0 | 1 | 0 | 1 | 置1 | 1 | 1 |
1.055.jpg (15.23 KB, 下載次數: 144)
下載附件
2017-7-3 02:23 上傳
Qn | 計數(翻轉) | 表2-3 74LS76功能表 表2-4 74LS76真值表 J | K | Qn+1 | 0 | 0 | Qn | 0 | 1 | 0 | 1 | 0 | 1 | 1 | 1 |
1.056.jpg (20.04 KB, 下載次數: 122)
下載附件
2017-7-3 02:23 上傳
Qn |
2.1.5 3線~8線譯碼器74LS138譯碼器是一種具有“翻譯”功能的邏輯電路,這種電路能將輸入二進制代碼的各種狀態,按照其原意翻譯成對應的輸出信號。有一些譯碼器設有一個和多個使能控制輸入端,又成為片選端,用來控制允許譯碼或禁止譯碼。 74LS138是一種譯碼器 ,由于74LS138有3個輸入端、8個輸出端,所以,又稱為3線~8線譯碼器。三個輸入端CBA共有8種狀態組合(000—111),可譯出8個輸出信號Y0—Y7。這種譯碼器設有三個使能輸入端,當E1與E2均為0,且E1為1時,譯碼器處于工作狀態,輸出低電平。當譯碼器被禁止時,輸出高電平。當一個選通端E1為高電平,另兩個選通端E2和E3為低電平時,可將地址端A、B、C的二進制編碼在Y0至Y7對應的輸出端以低電平譯出。比如:ABC=110時,則Y6輸出端有效,輸出低電平信號。圖2-12所示為74LS138的引腳圖。圖中A、B、C為譯碼地址輸入端;E1、E2、E3三個端口為選通端;Y0~Y7為譯碼輸出端(低電平有效)。表2-5為3線~8譯碼器74LS138的功能表。
1.057.jpg (2.14 KB, 下載次數: 128)
下載附件
2017-7-3 02:23 上傳
圖2-12 74LS138的引腳圖 表2-5 74LS138的功能表使能端 | 輸 入 | 輸 出 | E3 | E2/E1 | A | B | C | /Y0 | /Y1 | /Y2 | /Y3 | /Y4 | /Y5 | /Y6 | /Y7 | X | H | X | X | X | H | H | H | H | H | H | H | H | L | X | X | X | X | H | H | H | H | H | H | H | H | H | L | L | L | L | L | H | H | H | H | H | H | H | H | L | L | L | H | H | L | H | H | H | H | H | H | H | L | L | H | L | H | H | L | H | H | H | H | H | H | L | L | H | H | H | H | H | L | H | H | H | H | H | L | H | L | L | H | H | H | H | L | H | H | H | H | L | H | L | H | H | H | H | H | H | L | H | H | H | L | H | H | L | H | H | H | H | H | H | L | H | H | L | H | H | H | H | H | H | H | H | H | H | L |
表中H表示高電平,L表示低電平。在本次設計中,通過控制3線~8線譯碼器74LS138的輸出端有效(低電平)輸出,選擇性點亮發光二級管。2.2 各單元電路設計2.2.1 555時鐘脈沖電路設計由于555定時器構成的多諧振蕩器的振蕩頻率穩定,不易受干擾[12]。而且本次控制電路的設計中對脈沖精度要求不高,只要能實現可調即可。故在該單元電路設計中選擇采用555定時器構成多諧振蕩器作為脈沖產生電路。多諧振蕩器又稱為無穩態觸發器,它沒有穩定的輸出狀態,只有兩個暫穩態。在電路處于某一暫穩態后,經過一段時間可以自行觸發翻轉到另一暫穩態。兩個暫穩態自行相互轉換而輸出一系列矩形波。多諧振蕩器可用作方波發生器[13-14]。由555定時器構成的多諧振蕩器如圖2-13所示,R1,R2和C1是外接定時元件,電路中將高電平觸發端(THR)和低電平觸發端(TRI)并接后接到R2和C1的連接處,將放電端(DIS)接R1,R2的連接處。
1.058.jpg (15.66 KB, 下載次數: 122)
下載附件
2017-7-3 02:23 上傳
圖2-13 555定時器構成多諧振蕩器的電路原理圖 由于接通電源瞬間,電容C來不及充電,電容器C1兩端電壓UC為低電平,小于(1/3)Vcc,故高電平觸發端與低電平觸發端均為低電平,輸出端(OUT)輸出UO為高電平,放電管截止。這時,電源經R1,R2對電容C1充電,使電壓Uc按指數規律上升,當Uc上升到(2/3)Vcc時,輸出Uo為低電平,放電管導通,把Uc從(1/3)Vcc 上升到(2/3)Vcc這段時間內電路的狀態稱為第一暫穩態,其維持時間TPH的長短與電容的充電時間有關。充電時間常數為(R1+R2)C1。由于放電管導通,電容C1通過電阻R2和放電管放電,電路進人第二暫穩態.其維持時間TPL的長短與電容的放電時間有關,放電時間常數隨著C的放電,Uc不斷下降,當Uc下降到(1/3)Vcc時,輸出Uo為高電平,放電管截止,Vcc再次對電容C1充電,電路又翻轉到第一暫穩態。可以理解,接通電源后,電路就在兩個暫穩態之間來回翻轉,則輸出端可得矩形波。電路一旦起振后,Uc電壓總是在(1/3~2/3)Vcc之間變化。圖2-14所示為其工作波形。
1.059.jpg (1.54 KB, 下載次數: 125)
下載附件
2017-7-3 02:23 上傳
圖2-14 555定時器構成多諧振蕩器的工作波形 根據圖2-14可以確定振蕩周期為:T=TPH+TPL;TPH對應充電時間為:TPH=0.7(R1+R2)C;TPL對應充電時間為:TPL=0.7R2C;振蕩周期為:T=TPH+TPL=0.7(R1+R2)C;振蕩頻率為:f=1/T。當取R1=10K,R2=510K,C=1Uf時,可算出產生的頻率為1HZ,即使得振蕩周期為1S。2.2.2 三進制循環控制電路設計要實現三進制計數,其狀態圖如表2-6所示。 表2-6 三進制計數器的狀態表現態Qn | 次態Qn+1 | Q1 | Q0 | Q1 | Q0 | 0 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 0 | 0 | 0 | 根據JK觸發器的狀態激勵方程
1.060.jpg (2.4 KB, 下載次數: 129)
下載附件
2017-7-3 02:23 上傳
可得出:J=Q0n K=Q1n三進制計數器可由兩個JK觸發器連接實現。其電路圖如2-15所示。
1.061.jpg (17.53 KB, 下載次數: 132)
下載附件
2017-7-3 02:23 上傳
圖2-15 JK觸發器構成的三進制計數器電路圖 在設計中使用一片集成JK觸發器芯片74LS76來構成三進制計數器。2.2.3 開關控制電路設計因為設計中要控制汽車的四種運行狀態,所以至少要通過兩個開關的不同閉、合組合來表示四種不同的狀態。假設兩個控制開關分別為S0、S1。設譯碼器和顯示驅動電路的使能端控制信號分別為G和A,G與譯碼器74LS138的使能輸入端G1相連接,A與現實驅動電路中與非門的一端相連接。根據總體功能表分析及組合的G、A與給定條件開關(S1、S0、CP)的關系真值表如表2-7所示。表2-7 開關與控制信號真值表開關控制 | 使能信號 | S1 | S0 | G | A | 0 | 0 | 0 | 1 | 0 | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 1 | 1 | 0 | CP |
由表2-7整理可得邏輯表達式為:
1.062.jpg (38.66 KB, 下載次數: 151)
下載附件
2017-7-3 02:23 上傳
(2-4)
1.063.jpg (66.59 KB, 下載次數: 125)
下載附件
2017-7-3 02:23 上傳
(2-5)有上式得設計開關控制電路如圖2-16所示。
1.064.jpg (45.2 KB, 下載次數: 118)
下載附件
2017-7-3 02:23 上傳
圖2-16 開關控制電路2.2.4 譯碼及顯示驅動電路設計 譯碼與驅動顯示電路采用74LS138、六個與非門和六個反相器組成。74LS138的三個輸入端C、B、A分別接入S0、Q1、Q0,當S1=1,S0=0時,使能端信號A=G=1,計數器的狀態為00、01、10時,譯碼器對應輸出端Y0、Y1、Y2依次為低電平有效,經與非門及使得與R3、R4、R5相連的指示燈d1d2d3按順序循環點亮,示意汽車左轉彎。同理當S1=0,S0=0的時候指示燈d4d5d6按順序循環點亮,示意汽車右轉彎。當G=0,A=1時,74LS138的輸出端全為1,為高電平,此時指示燈全滅,示意汽車正常行駛。而當G=0,A=CP時,所有指示燈將隨CP的頻率循環閃爍,示意汽車緊急剎車。其譯碼顯示驅動電路圖如圖2-17所示。
1.065.jpg (45.13 KB, 下載次數: 169)
下載附件
2017-7-3 02:23 上傳
圖2-17 譯碼顯示驅動電路圖
三 總體電路設計3.1 總體汽車尾燈控制電路設計原理圖根據第二章中各單元電路的設計,將555定時器構成的多諧振蕩器、三進制循環控制電路、開關控制電路和譯碼及顯示驅動電路進行整合調試得到所設計的汽車尾燈控制電路的總原理圖,如圖3-1所示。
1.066.jpg (45.16 KB, 下載次數: 116)
下載附件
2017-7-3 02:23 上傳
圖3-1 基于555多諧振蕩器的汽車尾燈控制電路原理圖
3.2 汽車尾燈控制電路的主要工作原理汽車尾燈控制電路主要由開關控制電路,三進制計數器,譯碼電路,顯示、驅動電路及555時鐘脈沖電路構成。開關控制電路由異或門、二輸入與非門和三輸入與非門等構成;三進制計數器設計成用兩片JK觸發器構成;譯碼電路用3線—8線譯碼器74LS138和6個與非門構成;顯示、驅動電路由6個發光二極管和6個反向器構成;555時鐘脈沖電路由555定時器及電阻、電容構成。汽車左轉彎或右轉彎時,在555多諧振蕩器所產生的時鐘脈沖觸發下,三進制計數器控制譯碼器電路順序輸出低電平,從而控制尾燈按要求循環點亮。這樣就實現了設計電路所需實現的功能。兩個可控制的開關S0、S1,可產生0 0、0 1、1 0、1 1四種狀態。 1、開關置為0 0狀態時,表示汽車處于正常運行狀態,所有尾燈全部熄滅。 2、開關置為0 1狀態時,表示汽車處于右轉彎狀態,尾燈按d4d5d6順序循環點亮。 3、開關置為1 0狀態時,表示汽車處于左轉彎狀態,尾燈按d1d2d3順序循環點亮。4、開關置為 1 1狀態時,表示汽車處于剎車狀態,所有尾燈隨時鐘脈沖CP同時閃爍。例如開關S1閉合,S0斷開,即開關S1S0=10,與開關相連的異或門輸出為高電平“1”,此時使得3—8譯碼器的使能端E3有效,3線—8線譯碼器正常工作;譯碼器的地址端C端與開關S0相連,因為S0斷開,所以S0端為“0”,而三進制計數器在多諧振蕩器的輸出脈沖觸發下實現00—01—10的三進制循環,即譯碼器的BA兩端口輸入信號依次為00—01—10,結合此時C端輸入信號“0”,則譯碼器譯碼地址輸入端CBA信號分別為000—001—010,經譯碼器譯碼后,譯碼器輸出端Y0—Y1—Y2循環為低電平(輸出有效),此時D1—D2—D3被循環點亮。因開關S0斷開,譯碼器C端為低電平,所以D4—D5—D6熄滅。這樣就完成了汽車左轉彎時尾燈的控制。同理得到在開關S1S0=00、S1S0=01、S1S0=11時所設計的電路同樣能實現汽車尾燈正常行駛、右拐彎和緊急剎車控制的功能。
四 電路測試與仿真用EWB軟件對所設計的汽車尾燈控制電路進行測試和仿真:由于在EWB中發光二極閃爍不明顯,導致觀察不方便,所以用RED PROBE代替發光二極管。汽車四種行駛狀態的仿真結果如下圖所示。
1.067.jpg (45.13 KB, 下載次數: 125)
下載附件
2017-7-3 02:23 上傳
圖4-1 緊急剎車的仿真電路圖 開關S1、S0都閉合,汽車緊急剎車,所有尾燈D1—D6循環閃爍。
1.068.jpg (45.18 KB, 下載次數: 120)
下載附件
2017-7-3 02:23 上傳
圖4-2 正常行駛仿真電路圖 開關S1、S0都斷開,汽車正常行駛,所有尾燈D1—D6熄滅。
1.069.jpg (44.86 KB, 下載次數: 125)
下載附件
2017-7-3 02:23 上傳
圖4-3 右拐彎仿真電路圖 開關S1斷開,S0閉合,汽車右拐彎,尾燈D4—D6循環閃爍,D1—D3熄滅。
1.070.jpg (45.01 KB, 下載次數: 139)
下載附件
2017-7-3 02:23 上傳
圖4-4 左拐彎仿真電路圖 開關S1閉合,S0斷開,汽車左拐彎,尾燈D1—D3循環閃爍,尾燈D4—D6熄滅。
五 總結
五年的讀書生活在這個季節即將劃上一個句號,而于我的人生卻只是一個逗號,我將面對又一次征程的開始。四年的求學生涯在師長、親友的大力支持下,走得辛苦卻也收獲滿囊,在論文即將付梓之際,思緒萬千,心情久久不能平靜。通過汽車尾燈控制電路的設計,使我了解到數字電路及其芯片的應用面廣,功能強大,使用方便,并且已經廣泛地應用在各種機械設備和生產過程的各個方面。本次基于數字電路的汽車尾燈控制電路設計經過了整體分析、模塊化分析、整體與模塊的分析結合這樣三個步驟,最終實現了設計要求的功能。在設計過程中通過利用EWB軟件對設計電路進行測試和仿真,使我更進一步的掌握了該軟件的應用。這一次汽車尾燈控制電路的畢業論文設計,使我受益匪淺。通過對自己在大學幾年所學的知識的回顧,并發揮對所學知識的理解和思考及書面表達能力,自己親手設計,最終完成目標了。這為自己今后進一步學習,積累了一定的寶貴經驗。把知識轉化為能力的實際訓練,培養了我運用所學知識解決實際問題的能力。雖然本次論文設計功能實現較少,但全文設計都是在老師幫助下,自己一步一步親手設計制作的,鑒于本人的水平有限,論文中難免會存在一些錯誤和漏洞,請各位老師指正,在此向大家表示衷心的感謝。
參考文獻[1] 姚福安.電子電路設計與實踐[M].山東:山東科學技術出版社,2002.[2] 謝自美.電子線路設計·實驗·測試[M].華中科技大學出版社,2004.[3] 屠其非.LED用于汽車尾燈的展望[J].光源與照明,2001,(01):3-5.[4] 黃楊程,蘇志林,朱曉東.新型LED汽車倒車燈的仿真設計[J].《照明工程學報》,2007,(03):52-54.[5] 梁恩主編.Protel 99SE電路設計與仿真應用[M].北京:清華大學出版社,2000.[6] 羅建政.現代汽車照明系統[J].河南科技,2010,(24):6-19.[7] 孫梅生.電子技術基礎設計[M].高等教育出版社,2008.[8] 康華光主編.數字電子基礎[M].北京:高等教育出版社,1999.[9] 楊志亮.Protel DXP電路原理圖設計技術[M].山西:西北工業大學出版社,2002.[10]《中國集成電路大全》編寫委員會.中國集成電路大全TTL集成電路[M].北京國防工業出版社,1985.[11] 高吉祥.電子技術基礎實驗與課程設計[M].電子工業出版社,2002.[12] 王毓銀.數字電路邏輯設計[M](脈沖與數字電路第三版).高等教育出版社,1999.[13]Victor P.Nelson,H.Troy Nagle,Bill D.Carrolletal.Digital Logic Circuit Analysis & Design[M].Prentice-Hall,1955.[14]Jefferson C.Boyce.Digital Logic and Switching Circuits:Operation and Analysis[M].Prentice-Hall,1975.
附 錄汽車四種運行狀態下尾燈控制電路原理圖:(電路圖是在PROTEL 99 SE軟件中完成的)
1.071.jpg (45 KB, 下載次數: 118)
下載附件
2017-7-3 02:23 上傳
圖一 正常行駛
圖二 緊急剎車
圖三 左拐彎
完整論文下載(word格式 可編輯):
汽車尾燈控制電路設計.docx
(963.6 KB, 下載次數: 23)
2017-7-2 21:13 上傳
點擊文件名下載附件
下載積分: 黑幣 -5
|