如圖所示,
R3是負載,恒流值0.1MA-100MA,V1實際是一路16位DAC(0-5V).
電路原理是高邊采樣電阻,分壓后進入運放做差分放大,然后輸出至下一級運放與DAC分壓后做比較
然后輸出控制NMOS Q1, Q1控制Pmos Q2進入線性區(qū)恒流。
電路仿真沒有問題,但實際的電路做出來整個電路都是非線性的,2級運放的輸出是1.05K的頻率的開關(guān)輸出,
于是整個電路都是開關(guān)狀態(tài)在運行, 平均恒流值也比計算的大的多。
請教高手看看電路哪里存在問題。非常感謝!
|