欧美极品高清xxxxhd,国产日产欧美最新,无码AV国产东京热AV无码,国产精品人与动性XXX,国产传媒亚洲综合一区二区,四库影院永久国产精品,毛片免费免费高清视频,福利所导航夜趣136

標題: 利用VHDL語言實現(xiàn)的多種波形信號 [打印本頁]

作者: luzhichao    時間: 2017-9-14 17:49
標題: 利用VHDL語言實現(xiàn)的多種波形信號
利用FPGA實現(xiàn)信號發(fā)生器

第一次發(fā)帖,請多多關照。

VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語言)。VHSIC是Very High Speed Integrated Circuit的縮寫,是20世紀80年代在美國國防部的資助下始創(chuàng)的,并最終導致了VHDL語言的出現(xiàn)。1987 年底,VHDL被 IEEE 和美國國防部確認為標準硬件描述語言。VHDL主要用于描述數(shù)字系統(tǒng)的結構,行為,功能和接口。除了含有許多具有硬件特征的語句外,VHDL的語言形式和描述風格與句法是十分類似于一般的計算機高級語言。VHDL的程序結構特點是將一項工程設計,或稱設計實體(可以是一個元件,一個電路模塊或一個系統(tǒng))分成外部(或稱可視部分,及端口)和內(nèi)部(或稱不可視部分),既涉及實體的內(nèi)部功能和算法完成部分。在對一個設計實體定義了外部界面后,一旦其內(nèi)部開發(fā)完成后,其他的設計就可以直接調(diào)用這個實體。這種將設計實體分成內(nèi)外部分的概念是VHDL系統(tǒng)設計的基本點。


全部資料下載地址:
利用VHDL語言實現(xiàn)的多種波形信號.zip (3.67 MB, 下載次數(shù): 24)








歡迎光臨 (http://www.raoushi.com/bbs/) Powered by Discuz! X3.1