一、串聯(lián)端接方式
靠近輸出端的位置串聯(lián)一個(gè)電阻,要達(dá)到匹配效果,串聯(lián)電阻和驅(qū)動(dòng)端輸出阻抗的總和應(yīng)等于傳輸線的特征阻抗Z0。
二、并聯(lián)端接方式
并聯(lián)端接又叫終端匹配,要達(dá)到阻抗匹配的要求,端接的電阻應(yīng)該和傳輸線的特征阻抗Z0相等。
三、AC并聯(lián)端接
并聯(lián)端接為消除直流功耗,可以采用如下所示的AC并聯(lián)端接(AC終端匹配)。要達(dá)到匹配要求,端接的電阻應(yīng)該和傳輸線的特征阻抗Z0相等。
優(yōu)缺點(diǎn)描述如下:
(1)優(yōu)點(diǎn)
1、適用于多個(gè)負(fù)載
2、無(wú)直流功耗增加
(2)缺點(diǎn)
1、需要兩個(gè)器件
2、增加了終端的容性負(fù)載,增加了RC電路造成的延時(shí)
3、對(duì)周期性的信號(hào)有效(如時(shí)鐘),不適合于非周期信號(hào)(如數(shù)據(jù))
四、戴維南端接
戴維南端接同終端匹配,如下圖,要達(dá)到匹配要求,終端的電阻并聯(lián)值要和傳輸線的特征阻抗Z0相等。
優(yōu)缺點(diǎn)描述:
(1)優(yōu)點(diǎn)
1、適用于多個(gè)負(fù)載
2、很適用于SSTL/HSTL電平上拉或下拉輸出阻抗很好平衡的情況。
(2)缺點(diǎn)
1、直流功耗增加
2、需要兩個(gè)器件
3、端接電阻上拉到電源或下拉到地,會(huì)使得低電平升高或高電平降低
4、電阻值較難選擇,電阻值取值小會(huì)使低電平升高,高電平降低更加惡劣;電阻值取大有可能造成不能完全匹配,使反射增大,可以通過仿真來(lái)確定。
| 歡迎光臨 (http://www.raoushi.com/bbs/) | Powered by Discuz! X3.1 |