欧美极品高清xxxxhd,国产日产欧美最新,无码AV国产东京热AV无码,国产精品人与动性XXX,国产传媒亚洲综合一区二区,四库影院永久国产精品,毛片免费免费高清视频,福利所导航夜趣136

 找回密碼
 立即注冊

QQ登錄

只需一步,快速開始

搜索
查看: 3542|回復: 0
打印 上一主題 下一主題
收起左側

用VHDL設計計數、譯碼顯示電路 附源程序

[復制鏈接]
跳轉到指定樓層
樓主
7段數碼管是電子開發過程中常用的輸出顯示設備,常用的BCD七段譯碼器如74系列的有7446、7447、7448、7449以及CD4511只能作十進制BCD碼譯碼,然而數字系統中的數據處理和運算都是2進制的,所以輸出表達都是16進制的,為了滿足16進制數的譯碼顯示,最方便的方法就是利用譯碼程序在FPGA/CPLD中來實現。7段譯碼器輸出信號LED7S的7位分別接如圖3.1數碼管的7個段,高位在上,低位在下。例如當LED7S輸出為“1101101”驅動共陰級數碼管時,數碼管的7個段:g、f、e、d、c、b、a分別接1、1、0、1、1、0、1;接有高電平的段發亮,于是數碼管顯示“5”。7段譯碼器的仿真波形如圖3.2所示。注意,這里沒有考慮表示小數點的發光管,如果要考慮,需要增加段h,例1中的LED7S:OUTSTD_LOGIC_VECTOR(6 DOWNTO 0)應改為…(7 DOWNTO 0) 。

  1. LIBRARY IEEE;
  2. USE IEEE.STD_LOGIC_1164.ALL;
  3. USE IEEE.STD_LOGIC_UNSIGNED.ALL;
  4. ENTITY lihao_015 IS
  5.     PORT (CLK,RST,EN : IN STD_LOGIC;                     
  6.                      CQ : OUT STD_LOGIC_VECTOR(3 DOWNTO 0);     
  7. COUT : OUT STD_LOGIC  );           
  8. END;
  9. ARCHITECTURE behav OF lihao_015 IS
  10. BEGIN
  11.    PROCESS(CLK, RST, EN)
  12.      VARIABLE  CQI : STD_LOGIC_VECTOR(3 DOWNTO 0);
  13.    BEGIN
  14.       IF RST = '0' THEN   CQI := (OTHERS =>'0') ;  --計數器異步復位,低電平有效         
  15.        ELSIF CLK'EVENT AND CLK='1' THEN             --檢測時鐘上升沿
  16.         IF EN = '1' THEN                        --檢測是否允許計數(同步使能)
  17.           IF CQI < 15 THEN   CQI := CQI + 1;          --允許計數, 檢測是否小于15
  18.             ELSE    CQI := (OTHERS =>'0');            --大于15,計數值清零      
  19.           END IF;
  20.         END IF;
  21.       END IF;   
  22.        IF CQI = 15 THEN COUT <= '1';                --計數大于15,輸出進位信號
  23.          ELSE    COUT <= '0';
  24.        END IF;
  25.          CQ <= CQI;       --將計數值向端口輸出
  26.    END PROCESS;
  27. END;
復制代碼



全部資料51hei下載地址:
jishuqi.zip (2.81 MB, 下載次數: 10)

評分

參與人數 1黑幣 +50 收起 理由
admin + 50 共享資料的黑幣獎勵!

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享淘帖 頂 踩
回復

使用道具 舉報

您需要登錄后才可以回帖 登錄 | 立即注冊

本版積分規則

小黑屋|51黑電子論壇 |51黑電子論壇6群 QQ 管理員QQ:125739409;技術交流QQ群281945664

Powered by 單片機教程網

快速回復 返回頂部 返回列表